Это - достаточно беспорядочный архив сообщений конференций сети fidonet, которые на момент их прочтения мной
показались полезными или интересными. Многие устарели, многие узкоспецифичны и малоинтересны, но может оказаться и что-то новое...
- __techs (2:5015/42) ----------------------------------------------- __techs - Msg : 294 of 1000 From : Sergej Pipets 2:5030/228.7 05 Feb 97 07:49:04 To : Maxim Emm 06 Feb 97 12:42:20 Subj : Схема SIMM 4MB badly need... ------------------------------------------------------------------------------- @AREA:SU.HARDW.SCHEMES @gif: pipets Мир Вашему дому, Maxim! Понедельник Февраль 03 1997 19:33, Maxim Emm писал(а) All: ME> или хотя бы pаспиновку выводов - коpоче нужно память к самодельным ME> устpойствам подключать... подскажите плиз как.. отмыльте или скажите где в ME> Инете достать.. для скоpости мыльте на _Maxus@msn.com - очень сpочно нужно === Cut === - SU.HARDW.SCHEMES (2:5030/228.7) --------------------------- SU.HARDW.SCHEMES From : Andrey Baranenko 2:463/92.9 Чтв 18 Апр 96 17:28 To : Andrey Kalmykov Суб 20 Апр 96 12:17 Subj : SIMM Pinout ------------------------------------------------------------------------------- Hello Andrey! 16 Apr 96 14:59, Andrey Kalmykov wrote to All: AK> Кто поделится поножовщиной симов 72pin AK> Тут появилась необходимость воткнуть в самодельный агpегат simm, AK> так что буду благодаpен любой инфоpмации по их подключению. Лови что нашел, надеюсь инфоpмация по 30pin тоже не окажется лишней. ИТЕРФЕЙС 30-КОТАКТЫХ МОДУЛЕЙ ПАМЯТИ SIMM. --------------------------------------------- ┌-------┐ +5V ---┤ 30 │ PDI ---┤ 29 │ -PCAS ---┤ 28 │ -RAS ---┤ 27 │ PDO ---┤ 26 │ D7 ---┤ 25 │ nc ---┤ 24 │ D6 ---┤ 23 │ GND ---┤ 22 │ -WE ---┤ 21 │ D5 ---┤ 20 │ MA10 ---┤ 19 │ MA9 ---┤ 18 │ MA8 ---┤ 17 │ D4 ---┤ 16 │ MA7 ---┤ 15 │ MA6 ---┤ 14 │ D3 ---┤ 13 │ MA5 ---┤ 12 │ MA4 ---┤ 11 │ D2 ---┤ 10 │ GND ---┤ 9 │ MA3 ---┤ 8 │ MA2 ---┤ 7 │ D1 ---┤ 6 │ MA1 ---┤ 5 │ MA0 ---┤ 4 │ D0 ---┤ 3 │ -CAS ---┤ 2 │ +5V ---┤ 1 │ └-------┘ D0...D7 - Линии данных (8 бит). При записи информации в память работают ------ как входы и принимают записываемый байт. При чтении из памяти, работают как выходы и выдают читаемый байт. При отсутствии об- ращения к памяти находятся в высокоимпедансном состоянии. MA0...MA10 - Мультиплексированные линии адреса (11-бит). Используются для --------- передачи адреса ячейки памяти, к которой происходит обращение. Работают только как входы. Передача адреса в модуль памяти происходит за 2 цикла. В первом цикле, в момент перехода сиг- нала -RAS в 0, поступает адрес строки, во втором цикле, в мо- мент перехода сигнала -CAS в 0, поступает адрес столбца. При использовании такого метода можно иметь в 2 раза меньше адрес- ных линий, чем реальная разрядность адреса. ┌----------------┬-------------------┬-----------------┐ │ Информационная │ Общая разрядность │ Использование │ │ емкость SIMM, │ адреса, │ линий адреса │ │ Мбайт │ Бит │ │ ├----------------┼-------------------┼-----------------┤ │ 0.25 │ 18 │ MA0-MA8 │ │ 1 │ 20 │ MA0-MA9 │ │ 4 │ 22 │ MA0-MA10 │ └----------------┴-------------------┴-----------------┘ -RAS - Строб адреса строки. При -RAS = 1, блокировано обращение к памяти. ---- При переходе сигнала -RAS в 0, начинается цикл обращения и по ли- ниям MA0...MA10 принимается адрес строки. -CAS - Строб адреса столбца. При -CAS = 1, блокирована внутренняя дешиф- ---- рация столбцов и отключен шинный интерфейс. При переходе сигнала -CAS в 0, по линиям MA0...MA10 принимается адрес столбца. Затем, по истечении времени выборки, принимается или выдается байт дан- ных по линиям D0...D7. Сигнал -CAS имеет силу только при одновре- менной активности сигнала -RAS. -WE - Разрешение записи. При выполнении цикла обращения, этот сигнал вы- --- бирает режим работы: 0 - операция записи в память, 1 - операция считывания из памяти. PDI - Информационный вход бита четности. При записи данных в память, --- схема контроля четности, имеющаяся на системной плате, выдает на эту линию бит четности таким образом, чтобы общее количество еди- ниц в 9-битовом слове, образованном разрядами D0...D7 и разрядом PDI было четным, это потребуется при контроле данных при считыва- нии. PDO - Информационный выход бита четности. При считывании данных из па- --- мяти, схема контроля четности проверяет соблюдение условия четно- сти количества единиц в 9-битовом слове, образованном разрядами D0...D7 и разрядом четности. Если условие не выполняется, делает- ся вывод об ошибке памяти. -PCAS - Сигнал выполняет те же функции, что -CAS, но -CAS подается на мик- ----- росхемы памяти, хранящие информационные разряды D0...D7, а -PCAS подается на микросхему памяти, хранящую разряд четности. Обычно системные платы не используют разделенность этих линий и входы -CAS и -PCAS обьединяются. +5V - апряжение питания. --- GND - Общий провод источника питания. Линии +5V и GND продублированы, --- так как по ним проходит большой ток. ИТЕРФЕЙС 72-КОТАКТЫХ МОДУЛЕЙ ПАМЯТИ SIMM. -------------------------------------------- ┌--------┐ GND ----┤ 72 │ res. ----┤ 71 │ res. ----┤ 70 │ res. ----┤ 69 │ res. ----┤ 68 │ res. ----┤ 67 │ res. ----┤ 66 │ D23 ----┤ 65 │ D7 ----┤ 64 │ D22 ----┤ 63 │ D6 ----┤ 62 │ D21 ----┤ 61 │ D5 ----┤ 60 │ +5V ----┤ 59 │ D4 ----┤ 58 │ D20 ----┤ 57 │ D3 ----┤ 56 │ D19 ----┤ 55 │ D2 ----┤ 54 │ D18 ----┤ 53 │ D1 ----┤ 52 │ D17 ----┤ 51 │ D0 ----┤ 50 │ D16 ----┤ 49 │ res. ----┤ 48 │ -WE ----┤ 47 │ res. ----┤ 46 │ -RAS ----┤ 45 │ res. ----┤ 44 │ -CAS2 ----┤ 43 │ -CAS0 ----┤ 42 │ -CAS1 ----┤ 41 │ -CAS3 ----┤ 40 │ GND ----┤ 39 │ PDQ0 ----┤ 38 │ PDQ2 ----┤ 37 │ PDQ3 ----┤ 36 │ PDQ1 ----┤ 35 │ res. ----┤ 34 │ res. ----┤ 33 │ MA9 ----┤ 32 │ MA8 ----┤ 31 │ +5V ----┤ 30 │ res. ----┤ 29 │ MA7 ----┤ 28 │ D15 ----┤ 27 │ D31 ----┤ 26 │ D14 ----┤ 25 │ D30 ----┤ 24 │ D13 ----┤ 23 │ D29 ----┤ 22 │ D12 ----┤ 21 │ D28 ----┤ 20 │ MA10 ----┤ 19 │ MA6 ----┤ 18 │ MA5 ----┤ 17 │ MA4 ----┤ 16 │ MA3 ----┤ 15 │ MA2 ----┤ 14 │ MA1 ----┤ 13 │ MA0 ----┤ 12 │ res. ----┤ 11 │ +5V ----┤ 10 │ D11 ----┤ 9 │ D27 ----┤ 8 │ D10 ----┤ 7 │ D26 ----┤ 6 │ D9 ----┤ 5 │ D25 ----┤ 4 │ D8 ----┤ 3 │ D24 ----┤ 2 │ GND ----┤ 1 │ └--------┘ D00...D31 - Линии данных (32 бита). При записи информации в память работают --------- как входы и принимают записываемое слово. При чтении из памяти, работают как выходы и выдают читаемое слово. При отсутствии об- ращения к памяти находятся в высокоимпедансном состоянии. MA0...MA10 - Мультиплексированные линии адреса (11-бит). Используются для --------- передачи адреса ячейки памяти, к которой происходит обращение. Работают только как входы. Передача адреса в модуль памяти происходит за 2 цикла. В первом цикле, в момент перехода сиг- нала -RAS в 0, поступает адрес строки, во втором цикле, в мо- мент перехода сигнала -CAS в 0, поступает адрес столбца. При использовании такого метода можно иметь в 2 раза меньше адрес- ных линий, чем реальная разрядность адреса. ┌----------------┬-------------------┬-----------------┐ │ Информационная │ Общая разрядность │ Использование │ │ емкость SIMM, │ адреса, │ линий адреса │ │ Мбайт │ Бит │ │ ├----------------┼-------------------┼-----------------┤ │ 1 │ 20 │ MA0-MA9 │ │ 4 │ 22 │ MA0-MA10 │ └----------------┴-------------------┴-----------------┘ -RAS - Строб адреса строки. При -RAS = 1, блокировано обращение к памяти. ---- При переходе сигнала -RAS в 0, начинается цикл обращения и по ли- ниям MA0...MA10 принимается адрес строки. -CAS0...3 - Строб адреса столбца. При -CAS = 1 блокирована внутренняя дешиф- --------- рация столбцов и отключен шинный интерфейс. При переходе сигнала -CAS в 0, по линиям MA0...MA10 принимается адрес столбца. Затем, по истечении времени выборки, принимается или выдается байт дан- ных по линиям D0...31. Сигнал -CAS имеет силу только при одновре- менной активности сигнала -RAS. 72-контактный модуль SIMM имеет 4 раздельных входа -CAS0...-CAS3. Каждый вход управляет блоком мик- росхем памяти, относящихся к четырем байтам 32-разрядного слова : -CAS0 D00...D07 -CAS1 D08...D15 -CAS2 D16...D23 -CAS3 D24...D31 Такое индивидуальное управление байтами необходимо потому, при фи- зической 32-битовой организации памяти, логическая организация ад- ресного пространства 8-битовая и адресуемым элементом является байт. В циклах записи, если записываются не все 32 разряда, необ- ходимо обеспечить запрет обращщения к байтам, содержимое которых не перезаписывается. -WE - Разрешение записи. При выполнении цикла обращения, этот сигнал вы- --- бирает режим работы: 0 - операция записи в память, 1 - операция считывания из памяти. PDQ0...3 - Линии разрядов четности для четырех байтов 32-разрядного слова. -------- Соответствие следующее : PDQ0 D00...D07 PDQ1 D08...D15 PDQ2 D16...D23 PDQ3 D24...D31 +5V - апряжение питания. --- GND - Общий провод источника питания. Линии +5V и GND продублированы, --- так как по ним проходит большой ток. Andrey --- GoldED 2.50.Beta5+ * Origin: Лучше ПИВА -- еще больше ПИВА !!!=== Cut === Удачи! Sergej Pipets ... Если будет день - значит день не всчет --- GoldED 2.50.Beta5+ * Origin: Лучше ПИВА -- еще больше ПИВА !!!