Это - достаточно беспорядочный архив сообщений конференций сети fidonet, которые на момент их прочтения мной
показались полезными или интересными. Многие устарели, многие узкоспецифичны и малоинтересны, но может оказаться и что-то новое...
- __techs (2:5015/42) ----------------------------------------------- __techs - Msg : 484 of 1000 Scn From : Sergey Kosaretskiy 2:5020/252.57 25 Sep 97 12:54:16 To : Alexandr Cecerev 26 Sep 97 21:19:56 Subj : Re: 93c46 ------------------------------------------------------------------------------- @AREA:SU.HARDW.SCHEMES Hello Alexandr! Wednesday September 24 1997 03:13, Alexandr Cecerev sent a message to All: AC> Hаpод научите стиpать Subj. Тебе именно стиpать или вобще pабота с сабж? В любом случае - см. ниже. Для стиpания даешь команду EWEN затем ERAL - и мс чистая... === Cut === - INFO (2:5020/252.57) -------------------------------------------------- INFO Msg : 15 of 179 +16 From : Alexej Vladimirov 2:5100/73.1 Сб 02 Мар 96 20:11 To : Oleg Zamorin Вс 03 Мар 96 23:28 Subj : 93C46,24C16....? ------------------------------------------------------------------------------- Hello Oleg! 01 Mar 96, Oleg Zamorin writes to All: OZ> Привет All! He пoдcкaжeт ли ктo как пиcaть/читaть Subj ? Гoвopят этo OZ> нe "вoeннaя тaйнa" a FAQ. Moжeт ктo пoдкинeт инфy кaк пpoгpaмиpoвaть OZ> Subj. Moжнo пpeдлoжить пpoгy, нo лyчшe чтoбы пpoгy я caм нaпиcaл. Уже тpетий год я на этот вопpос каждые месяц-два отвечаю... === Cut === - SU.HARDW (2:4790/10.6) -------------------------------------------- SU.HARDW From : Alexej Vladimirov 2:4790/10.6 20 May 93 14:30:12 To : Gosha Zafievsky Subj : 93C46 - что за зверь??? ------------------------------------------------------------------------------- Hello Gosha! 13 May 93, Gosha Zafievsky writes to All: GZ> Во многих модемных схемах, которые я видел, используется сей GZ> чип, обозначаемый просто 93C46, а называемый Serial NVRAM. Hе мог бы GZ> подсказать всезнающий All, где можно найти описание сего предмета??? Цитата из "Microchip data book", 1992. P. 1-105...1-110 93c46 - 1K (64x16) CMOS Serial Electrically Erasable PROM. Pin configuration: ===== ===== CS -|1 U 8|- Vcc NU -|1===8|- Test CLK -|2 7|- Test Vcc -|2 7|- Vss DI -|3 6|- Test CS -|3 6|- DO DO -|4 5|- Vss CLK -|4 5|- DI ===== ===== DIP, SOIC 93C46 SOIC 93C46X DC Characteristics: min max conditions Vcc detector treshold, V 2.8 4.5 High level input voltage, V 2.0 Vcc+1 Low level input voltage, V -0.3 0.8 High level output voltage, V 2.4 Ioh= -400 uA Low level output voltage, V 0.4 Iol= 3.2 mA Input leakage current, uA 10 Vin= 0V to Vcc (1) Output leakage current, uA 10 Vout= 0V to Vcc (1) Internal capacitance, pF 7 f= 1MHz Operating current, mA 4 f= 1MHz Standby current, uA 100 CS= 0V, Vcc= 5.5V Note (1): Internal resistor pull-up at Pin 6. AC Characteristics: min max conditions Clock frequency, MHz Fclk 1 Clock high time, ns Tckh 500 Clock low time, ns Tckl 500 Chip select setup time, ns Tcss 50 Chip select hold time, ns Tcsh 0 Chip select low time, ns Tcsl 100 Data input setup time, ns Tdis 100 Data input hold time, ns Tdih 100 Data output delay time, ns Tpd 400 Cl=100 pF Data output disable time (from CS=low), ns Tcz 100 Cl=100 pF Data output disable time (from last clock), ns Tddz 400 Cl=100 pF Status valid time, ns Tsv 100 Cl=100 pF Program cycle time (Auto Erase & Write), ms Twc 2 15 ERAL & WRAL Erase cycle time, ms Tec 1 Synchronous data timing: Tckh Tckl |______________| | | __________________ CLK______/| \\|_______________|/| \\___________ | | |Tdis| Tdih | | ____ | __________ | _________________ _____________ ___________________ /\\ \\ / valid \\ /\\ /\\ /\\ /\\ /\\ /\\ \\ / valid \\ /\\ /\\ /\\ /\\ /\\ /\\ /\\ DI/_/ \\__________/ \\/_\\/_\\/_\\/_\\/_\\/_/ \\_____________/ \\/_\\/_\\/_\\/_\\/_\\/_\\/ | | |Tcss | | Tcsl| |__________________________________________________________| |____ CS___/ | | |\\___/ | | | | Tpd | | Tpd | |Tcz| __________________ | _____________________________ | _______________ | \\ / valid \\ / valid \\|_HIGH_ DO________________/ \\_____________________________/ \\_______________/ Instruction set: instruction start opcode address number of data out CLK bit OP1 OP2 data in cycles READ 1 1 0 A5 A4 A3 A2 A1 A0 D15-D0 25 WRITE 1 0 1 A5 A4 A3 A2 A1 A0 D15-D0 (RDY/^BSY) 25 ERASE 1 1 1 A5 A4 A3 A2 A1 A0 (RDY/^BSY) 9 EWEN 1 0 0 1 1 X X X X High-Z 9 EWDS 1 0 0 0 0 X X X X High-Z 9 ERAL 1 0 0 1 0 X X X X (RDY/^BSY) 9 WRAL 1 0 0 0 1 X X X X D15-D0 (RDY/^BSY) 25 Read mode: DI 1 1 0 A5 A4 A3 A2 A1 A0 DO D15 D14 D13 D12 D11 ... D2 D1 D0 Write mode: DI 1 0 1 A5 A4 A3 A2 A1 A0 D15 D14 D13 D12 D11 ... D2 D1 D0 DO BSY RDY Erase mode: DI 1 1 1 A5 A4 A3 A2 A1 A0 DO BSY RDY Erase/Write enable/disable (EWEN,EWDS) mode: DI 1 0 0 1/0 1/0 X X X X Erase all (ERAL) mode: DI 1 0 0 1 0 X X X X X DO BSY RDY Write all (WRAL) mode: D15 D1 D0 DI 1 0 0 0 1 X X X X X X X X ... X X DO BSY RDY === Cut === Alexej Vladimirov avlad@mail.ormix.riga.lv [Microchip technical support] - --- GoldED/2 2.50+ * Origin: -=ORMIX=- http://www.ormix.riga.lv=== Cut === ■ From a battle I`ve come,to a battle I ride... See you, Сергей. - --- GoldED/2 2.50.Beta5+ --- GoldED/2 2.50+ * Origin: -=ORMIX=- http://www.ormix.riga.lv